شماره ركورد كنفرانس :
1730
عنوان مقاله :
بهينه سازي الگوريتم چكيده كننده sha- 512
پديدآورندگان :
صفري فاطمه نويسنده , مظلوم نژادميبدي بابك نويسنده
تعداد صفحه :
6
كليدواژه :
sha-512 , HASH , لگوريتم چكيده كننده , FPGA , نرخ پردازش
سال انتشار :
2012
عنوان كنفرانس :
بيستمين كنفرانس مهندسي برق ايران
زبان مدرك :
فارسی
چكيده فارسي :
كاربرد اصلی توابع چكیده كننده – Hash در ارتباطات دیجیتال و صحت امضای دیجیتال است. تابع چكیدهكننده در لایه های امنیتی پروتكل های ارتباطی مورد استفاده قرار میگیرد. در این مقاله روشی برای پیاده سازی در امضای دیجیتال بر پایه الگوریتم sha-512 بیان شده است كه باعث افزایش نرخ پردازش تا 1.3Gb/s میشود. این پردازنده بروی یك FPGA از خانواده virtexII از شركت Xilenx طراحی، سنتز و پیاده سازی شده است
شماره مدرك كنفرانس :
4460809
سال انتشار :
2012
از صفحه :
1
تا صفحه :
6
سال انتشار :
2012
لينک به اين مدرک :
بازگشت