شماره ركورد كنفرانس :
3723
عنوان مقاله :
شبيه سازي مدار CBSC با استفاده از مقايسه كننده لچ ديناميك با تعقيب كننده دوبل
عنوان به زبان ديگر :
Simulation of the CBSC circuit using a Double-Tail Dynamic Latched Comparator
پديدآورندگان :
اكبري فر عطا ata.akbarifar@gmail.com دانشگاه تربيت دبير شهيد رجايي; , اميري پرويز pgamiri@gmail.com دانشگاه تربيت دبير شهيد رجايي;
كليدواژه :
Comparator-based switched-capacitor(CBSC) , مدار كليدزني-خازني , مقايسهكننده ديناميك , لچ استاتيك , لچ ديناميك , نمونه بردار , سوييچ خودراه انداز , منبع جريان , فراجهش , دقت , سرعت
عنوان كنفرانس :
دومين كنفرانس بين المللي در مهندسي برق
چكيده فارسي :
طراحي تقويتكننده عملياتي نسبت به طراحي مدارهاي كليدزني-خازني بسيار مشكل¬تر است بنابراين مداركليدزني-خازني برپايه مقايسهكننده (CBSC) به وجود آمده است كه در مدار پيشنهاد شده به جاي استفاده از مقايسه كنندههاي پيوسته در زمان از يك مقايسهكننده بر پايه ديناميك لچ استفاده شده است كه سبب مي شود همراه با افزايش سرعت نياز به افزايش توان مصرفي مدار نباشد در اين مقاله شبيه سازي بر اساس تكنولوژي 90nm انجام شده است. در مدار CBSC از مقايسه كننده لچ ديناميك با تعقيب دوبل با تأخير 130ps و مصرف توان 190uw استفاده شده است و زمان لازم براي توليد خروجي مناسب در مدار CBSCبرابر 2.1ns است در مدار نمونه بردار نيز از سوييچ خود راهانداز با باياس بدنه استفاده شده است تا اعوجاج وابستگي مقاومت سوييچ به VGS و Vth به حداقل برسد.
چكيده لاتين :
To decrease the power consumption with increasing speed in proposed CBSC circuit uses a dynamic latch comparator instead of comparators used multi-stage amplifier without feedback or op-amp without frequency compensation. In this paper, Double-Tail Dynamic Latched Comparator used in CBSC circuit. in the track and hold (T/H) circuit the bootstrap switch with body bias is used to reduce switch resistance dependence on VGS and Vth to minimize distortion.