شماره ركورد كنفرانس :
1945
عنوان مقاله :
بررسي اثرات تغييرات فرآيند بر روي حافظه نهان
پديدآورندگان :
قلندري ليلا مجتمع غيرانتقاعي پويش , نمازي عليرضا مجتمع غيرانتفاعي پويش
كليدواژه :
تحمل پذيري خطا , تغييرات فرآيند , حافظه نهان , سرعت دستيابي
عنوان كنفرانس :
كنفرانس ملي دستاوردهاي نوين در برق و كامپيوتر
چكيده فارسي :
در اينجا، اثر تغييرات فرآيند بر روي كاهش زمان دسترسي ميكروپروسسور به حافظه نهان با استفاده از روش بازآرايي بلوكها مورد بررسي قرار گرفته است. با استفاده از روش بازآرايي بلوك، مكان هاي فيزيكي بلوك هاي نهان بازآرايي شده، به طوري كه يك مجموعه نهان N بلوك خود را در رديفهاي چندگانه (بجاي يك رديف كه در طرح آدرس دهي مرسوم بود) قرار ميدهد. اطلاعات روش بازآرايي بلوك به ديكدر آدرس، ارسال ميشوند. براي اجراي اين روش، يك ديكدر آدرس قابل برنامه ريزي در نظر گرفته شده است كه در آن از آزمون March كه توانايي تفكيك بلوك هاي نهان با وقفه زماني كوتاه و بلند مدت از يكديگر را دارد، استفاده شده است. اين روش با استفاده از پردازنده SPEC2000 و به كمك شبيه ساز Simplescalar3 ارزيابي شده كه فوايد عملكردي زيادي در مقايسه با Cache هاي با طرح آدرس دهي رايج به دنبال داشته است. همچنين روشي به نام PADded جهت فراهم آوردن تحمل پذيري خطا براي حافظههاي نهان ارائه شده است. براي محقق شدن اين روش از يك ديكدر آدرس قابل برنامه ريزي ويژه كه توانايي غيرفعال ساختن بلوك هاي خراب و نگاشت مرجع آنها به بلوك هاي سالم را دارد، بهره گرفته شده است. نتايج شبيه سازي كه با دو روش تحمل پذيري خطا يعني حذف ساده بلوك با استفاده از بيت FT و روش جديد PAD بدست آمده، نشان ميدهد كه تنزل كارايي Cache هايي كه به طور مستقيم توسط PAD نگاشته شدهاند از روشهاي قبلي كمتر است.