شماره ركورد :
1034138
عنوان مقاله :
بهينه‌سازي حساسيت خط مرجع ولتاژ كم‌توان با استفاده از ساختار نوين دوطبقه در زيرآستانه
عنوان به زبان ديگر :
Line Sensitivity Enhancement of Low Power Voltage Reference Circuits Using a Novel Two Stage Structure in Subthreshold
پديد آورندگان :
عظيمي دستگردي، محمد دانشگاه آزاد اسلامي - واحد نجف آباد - دانشكده مهندسي برق , حبيبي، مهدي دانشگاه آزاد اسلامي - واحد نجف آباد - دانشكده مهندسي برق , دولتشاهي، مهدي دانشگاه آزاد اسلامي - واحد نجف آباد - دانشكده مهندسي برق
تعداد صفحه :
93
از صفحه :
1271
از صفحه (ادامه) :
0
تا صفحه :
1363
تا صفحه(ادامه) :
0
كليدواژه :
ولتاژ پايين , مدار زير آستانه , مرجع ولتاژ , جبران‌سازي دمايي , حساسيت خط , كم‌مصرف
چكيده فارسي :
در اين مقاله روشي نوين به منظور ارتقاء حساسيت خط ولتاژ مرجع خروجي در مراجع ولتاژ كم‌توان با ولتاژ تغذيه‌ي پايين ارائه شده است. در توپولوژي جديد پيشنهادي يك مرجع ولتاژ شكاف انرژي در طبقه‌ي اول قرارگرفته و با تغذيه‌ي يك مرجع ولتاژ حرارتي در طبقه‌ي دوم از ولتاژ خروجي طبقه‌ي اول سبب مي‌گردد، حساسيت خط به‌طور چشمگيري بهبود يابد. ساختار ارائه شده نسبت به مدارهاي مشابه از حساسيت خط بهتر و در حدود 0.079 برخوردار مي‌باشد. به‌كارگيري مدار در ناحيه‌ي زير آستانه، طراحي بهينه و حداقل منبع تغذيه‌ي mV 250 منجر به اتلاف توان pW 36.2 مي‌گردد كه آن را در رده‌ي مراجع بسيار كم مصرف قرار مي‌دهد. مدار پيشنهادي در تكنولوژي um CMOS 0.18 شبيه‌سازي‌شده و همچنين به‌منظور ارزيابي در شرايطي نزديك به واقعيت، اثرات عدم تطابق المان‌ها و تغيير فرآيند نيز در عملكرد ساختار مورد مطالعه قرارگرفته است.
چكيده لاتين :
In this paper, a new method for improving line sensitivity of a low voltage and low power voltage reference is presented. In this new proposed topology, a bandgap voltage reference is used in the first stage and significantly improved line sensitivity through feeding supply voltage of a thermal voltage reference in the second stage. In comparision to similar counterparts, this structure has better line sensitivity and in the order of 0.079 %/V. Due to the use of subthreshold regime MOSFETs, optimized design and also low supply voltage of 250 mV, the obtained power dissipation is about 32.6 pW which is categorized in low power voltage references. The proposed circuit is simulated in a 0.18um CMOS process and for evaluation in near to reality conditions, effects of process and mismatch on the circuit’s performance are also investigated in this work.
سال انتشار :
1397
عنوان نشريه :
مهندسي برق دانشگاه تبريز
فايل PDF :
7550660
عنوان نشريه :
مهندسي برق دانشگاه تبريز
لينک به اين مدرک :
بازگشت