شماره ركورد :
1188928
عنوان مقاله :
طراحي خط تاخير تركيبي پهن باند براي استفاده در حلقه قفل تأخير
عنوان به زبان ديگر :
Designing Wide-Band Mixed Delay-Line for using in Delay Locked Loop
پديد آورندگان :
معاضدي، مريم دانشگاه محقق اردبيلي - دانشكده فناوريهاي نوين - گروه علوم مهندسي
تعداد صفحه :
12
از صفحه :
23
از صفحه (ادامه) :
0
تا صفحه :
34
تا صفحه(ادامه) :
0
كليدواژه :
خط تاخير , سلول تاخير تشنه جريان , تفاضلي كاذب , مدار تركيبي ديجيتال و آنالوگ
چكيده فارسي :
براي داشتن نرخ داده‌ با پهناي‌باند وسيع در سيستم‌هاي مخابراتي نسل جديد نياز به استفاده از تكنولوژي پيشرفتۀ مديريت كلاك مانند حلقۀ قفل تأخير((DLL مي‌باشد. با پيدايش اينترنت اشيا سازمان‌ها به دنبال هوشنمند شدن هستند و توان مصرفي پايين و طراحي هاي جديد مورد تاكيد همه سيستم‌هاي هوشمند است. با افزايش فركانس و كارآيي سيستم‌هاي VLSI، طراحي سيستم توزيع كلاك داراي چالش‌هاي زيادي مي‌شود، زيرا كيفيت كلاك توليد شده به نوعي تعيين كنندۀ كارآيي كل سيستم مي‌باشد. كيفيت سيگنال‌ كلاك توسط چندين عامل از جمله فركانس، فاز، دورة كاركرد، جيتر و انحراف كلاك تعيين مي‌شود. هر يك از مدارهاي آنالوگ و ديجيتال محدوديت‌هايي دارند كه در صورت استفاده از DL آنالوگ يا ديجيتال تنها نمي‌توان كلاك با كيفيت بالا داشت. يكي از اين ايده‌هاي مطرح شده براي افزايش كارآيي DLها، استفادۀ تركيبي از مدارهاي آنالوگ و ديجيتال در يك سيستم است. در اين تحقيق يك خط تاخير با استفاد از تركيب مدارهاي ديجيتال و آنالوگ، طراحي و سپس با استفاده از نرم‌افزار 2008 ADS بر مبناي تكنولوژي µm 18/0TSMC CMOSRF و ولتاژ تغذيۀ 1/8ولت در سطح ترانزيستور شبيه‌سازي شده است. براي بلوك خط تأخير، سلول تأخير با كنترل تركيبي و مدار گرايشي پيشنهاد شده است كه با استفاده از تغذيۀ بدنه امكان رسيدن به ورودي و خروجي خط به خط را فراهم كرده است. در نهايت مدار تأخيري با پهناي باند MHz840 و جيتر مؤثر psec 3/7 در MHz920 حاصل شده است، كه در آن حداكثر توان مصرفي مدار در فركانس MHz920 برابر mW 3/9 ميباشد.
چكيده لاتين :
Supporting the highest bandwidth data rates among new generation of communication devices requires advanced clock management technology such as DL (Delay Line). By introducing object internet increase of the system clock frequency poses some challenges in generating and distributing of the clock with low uncertainty and power, as clocks determine the overall performance of the chip. The generated signal quality determines by several factors as frequency, phase, period, jitter and clock variations. Both analog and digital circuits have some limitations which make it impossible to achieve high quality clock. One of the proposed solutions for performance improvement of DLs is the utilization of both analog and digital circuits in one system. In this thesis a low jitter and wide operation range Mixed-Mode Delay Line presented. Body feed technique and proper bias circuit are used in the proposed multiphase Mixed Controlled Delay-Line (MMCDL) to widen applicable range of control voltage, allow rail-to-rail operation and overcome the nonlinearity of the conventional current starved delay element. Furthermore, two single ended current starved inverters are utilized in a differential structure to minimize the effect of the power supply and the substrate noise. In this way jitter and static phase error specifications are improved. The designed circuit is simulated in ADS software, using TSMC 0.18 um CMOS process at 1.8V supply voltage. Simulation outcomes indicate that the frequency range of the suggested DL is 80-920 MHz. The rms jitter and power dissipation of the designed circuit at 920 MHz are 3.7psec and 3.9 mW respectively.
سال انتشار :
1399
عنوان نشريه :
فناوري اطلاعات و ارتباطات انتظامي
فايل PDF :
8241199
لينک به اين مدرک :
بازگشت