عنوان مقاله :
سنسور تصوير CMOS با مبدل داده 10 بيتي ستون موازي دو مرحله اي
عنوان به زبان ديگر :
CMOS Image Sensor with 10-Bit Two-Stage Column-Parallel Data Converter
پديد آورندگان :
تيموري، مسعود دانشگاه صنعتي اروميه - دانشكده مهندسي برق، اروميه، ايران
كليدواژه :
سنسور تصوير CMOS , پيكسل , مدار خواندن پيكسل , مبدل شيب دو مرحلهاي , نويز FPN
چكيده فارسي :
در اين مقاله يك سنسور تصويري معرفي شده است كه دقت و سرعت عكسبرداري بالايي دارد. بطوريكه براي اين كار، يك مدار خواندن سيگنال پيكسلي معرفي شده است كه با توان مصرفي مشابه مدار رايج سورس-فالوور، از لحاظ خطييت 14دسيبل و از لحاظ دقت 16% بهبود يافته است. كل نويز ارجاع شده به ورودي مدار خواندن پيكسل براي پهناي باند 1 هرتز تا 1 گيگا هرتز، 0/7 ميليولت و توان مصرفي آن بدون مدار باياس 16/9 ميكرو وات ميباشد. سنسور تصوير مربوطه بر اساس معماري رايج ستون-موازي طراحي شده و براي تبديل سيگنالهاي آنالوگ پيكسلها به ديجيتال، ساختاري معرفي شده است كه توانايي تبديل اين سيگنالها به 10 بيت داده ديجيتال را در دو فاز متوالي دارد. اين روش باعث شده است بدون افزايش قابل ملاحظه توان مصرفي نسبت به مبدل رايج با ساختار تك-شيب تك-مرحلهاي، سرعت نمونه برداري 16 برابر افزايش يابد. تمامي مدارات در تكنولوژي CMOS TSMC 0.18µm طراحي شده و توسط نرم افزار Cadence پيادهسازي و توسط سيمولاتور Spectre شبيهسازي شده است.
چكيده لاتين :
In this paper, an image sensor is introduced which can take photos at high-speed. For this purpose, a pixel readout circuit has been introduced. So that with the same power consumption of the conventional source follower circuit, linearity and accuracy are improved 14dB and 16%, respectively. Total input referred noise of the pixel readout circuit in the band width of 1hz-1GHz is 0.7mv and power consumption without bias circuit is 16.9µw. The proposed image sensor is designed based on the column- parallel architecture, and a new structure has been introduced to convert pixel analog signals to digital, which can convert pixels signals to 10 bits digital data in two consecutive phases. This method has led to 16 times increase in sampling rate without significantly increasing power consumption compared to a conventional single-slope ADC. All circuits are designed in TSMC 0.18µm CMOS technology and implemented by Cadence software and simulated by the Spectre circuit simulator.
عنوان نشريه :
صنايع الكترونيك