عنوان مقاله :
طراحي و پياده سازي مدار برنامه ريز بهبود يافته براي كاهش اثر فراجهش با تكنيك پوزيكست
عنوان فرعي :
Design and Implementation of an Improved Programmable Circuit for Overshoot Reduction byPosicastTechnique
پديد آورندگان :
رحيمي، معصومه نويسنده كارشناس ارشد برق الكترونيك، دانشگاه شاهد ,
اطلاعات موجودي :
فصلنامه سال 1391 شماره 11
كليدواژه :
Overshoot , time response , settling time , Posicast
چكيده فارسي :
در اين مقاله يك مدار قابل برنامهريزي براي ساخت پالس پوزيكست ارايه شده است. در اين طرح ابتدا، پالس اصلي تاخير داده ميشود، سپس پالس اصلي و تاخير يافته توسط جمعكننده جمع ميشوند. در مدار تاخير ارايه شده، تاخير در لبه بالارونده و پايينرونده با دو مجموعه كد متفاوت كنترل ميشود. همچنين در مدار جمعكننده ارايه شده، سطوح اول ولتاژ پالس پوزيكست در لبه بالارونده و پايينرونده با دو مجموعه كد ورودي متفاوت كنترل ميشود. با تركيب كردن مدار تاخير و مدار جمعكننده، يك مدار قابل برنامهريزي براي ساخت پالس پوزيكست ارايه شده است. نتايج شبيهسازي نشان ميدهد كه مدارات تاخير و جمعكننده به صورت خطي نسبت به كد ورودي عمل ميكنند. در نهايت پالس پوزيكست ساخته شده بر روي مدار RLC اعمال شده است و نتايج شبيهسازي نشان ميدهد كه در مدار RLC، متوسط كاهش فراجهش در لبههاي بالارونده و پايينرونده به ترتيب برابر 78/91% و 56/98% است. همچنين متوسط بهبود زمان نشست در اين لبهها برابر 7/70% و 47/90% است.
چكيده لاتين :
In this paper a programmablecircuitis presentedfor generationPosicast pulse. In this scheme first, the original pulse is delayed, and then the original and delayed pulse is added with adder circuit. In the presented delay circuit, delays at rising and falling edges are controlled with two different input code words. Also, in the presented adder circuit, the first levels of voltage at rising and falling edges are controlled with two different input code words. A programmable circuit for generation Posicast pulse is proposed with composition of delay and adder circuits. Our experimental results show that the proposed delay and adder circuits work linearly respects to the code word. Finally the output of the programmable circuit is applied on the RLC circuit, the average of overshoot reduction at rising and falling edges are 91.78% and 98.56%, respectively. Also, the average of settling time improvement in these edges is 70.7% and 90.47%, respectively.
عنوان نشريه :
صنايع الكترونيك
عنوان نشريه :
صنايع الكترونيك
اطلاعات موجودي :
فصلنامه با شماره پیاپی 11 سال 1391
كلمات كليدي :
#تست#آزمون###امتحان