شماره ركورد :
771520
عنوان مقاله :
پياده سازي بهينه دكدرQC-LDPC با توان عملياتي بالا بر پايه الگوريتم دكدينگ لايه‌بندي‌شده
عنوان فرعي :
Optimum Implementation of a high-Throughput QC-LDPC Decoder Based on Layered Decoding
پديد آورندگان :
حيدري، طاهره نويسنده دانشگاه تربيت مدرس , , جان نثاري، ابومسلم نويسنده استادياردانشكده برق، دانشگاه تربيت مدرس Jan Nesari, Abu Moslem
اطلاعات موجودي :
فصلنامه سال 1394 شماره 20
رتبه نشريه :
علمي پژوهشي
تعداد صفحه :
6
از صفحه :
31
تا صفحه :
36
كليدواژه :
الگوريتم دكدينگ لايه بندي شده , ساختار نيمه موازي , كدهاي بررسي توازن كم چگال , Layered decoding algorithm , Low density parity check code , QC-LDPC codes , semi-parallel architecture
چكيده فارسي :
در اين مقاله يك دكدر با توان عملياتي بالا براي كدهاي QC-LDPC ارايه شده است. بر پايه الگوريتم دكدينگ لايه‌بندي شده،‏ يك تكنيك جديد بر اساس همزماني پردازش سطرها و ستون‌ها ارايه شده است كه از تعداد تكرارها كاسته مي‌شود و در نتيجه توان عملياتي افزايش مي‌يابد. دكدر پيشنهادي براي طول كدهاي متغير با نرخ 2‎/1 و تعداد 7 بيت كوانتيزيشن در استاندارد e16‎/802 ارايه شده است. بر پايه طرح پيشنهادي،‏ دكدر QC-LDPC براي طول كد 2304،‏ با استفاده از نرم-افزار Design Compiler و در تكنولوژي 130 نانومتر CMOS سنتز شده است. نتايج به‌دست آمده نشان مي‌دهد با ميزان توان مصرفي mW 156.39 و سطح تراشه2mm5.09 مي‌توان به توان عملياتي Mb/s198در فركانس كاري MHz100 و حداكثر 10 تكرار دست يافت.
چكيده لاتين :
This paper presents a high throughput decoder for QC-LDPC codes. In the proposed architecture, based on layered min sum decoding, a novel technique for simultaneous process of rows and columns is presented, that reduced the number of clock cycles in per iteration and as result the throughput is increasing. The proposed decoder is presented for any code length (576:96:2304), in code rate 1/2 and 7-bit quantization in 802.16e standard. Based on proposed decoder, QC-LDPC decoder is synthesized for code length 2304, on 130 nm CMOS technology by Synopsys Design Compiler. The obtained results in the operating frequency of 100 MHz and 10 iterations show that the maximum throughput is 198 Mb/s and total power consumption of 156.39mW and chip area of 5.09 mm2.
سال انتشار :
1394
عنوان نشريه :
صنايع الكترونيك
عنوان نشريه :
صنايع الكترونيك
اطلاعات موجودي :
فصلنامه با شماره پیاپی 20 سال 1394
كلمات كليدي :
#تست#آزمون###امتحان
لينک به اين مدرک :
بازگشت