عنوان مقاله :
طراحي حلقه قفل شده تاخير براي گيرنده هاي بي سيم جهت بكارگيري در كاربردهاي فركانس بالا
عنوان فرعي :
Design of Delay locked loop for Wireless Receivers to Use in High Frequency Applications
پديد آورندگان :
غلامي، محمد نويسنده عضو هيات علمي دانشگاه پيام نور -, - , رحيم پور، حميد نويسنده دانشجوي دكتري- دانشكده فني و مهندسي- دانشگاه تهران- تهران- ايران Rahimpour, Hamid , قاسمي، جمال نويسنده , , اسمعيلي پايين افراكتي، ايمان نويسنده استاديار- دانشكده فني و مهندسي- دانشگاه مازندران- بابلسر- ايران Esmaili Paeen Afrakoti, Iman
اطلاعات موجودي :
دوفصلنامه سال 1395 شماره 0
كليدواژه :
الگوريتم گراديان , حلقه قفل شده تاخير , زمان قفل شدن , فركانس بالا , مدارات سرعت بالا
چكيده فارسي :
در اين مقاله، يك راهكار جديد با استفاده از الگوريتم بهينه سازي گراديان براي ساخت حلقه هاي قفل شده تاخير ارايه شده است. از جمله ويژگي هاي برجسته اين ساختار مي توان به سرعت بالاي قفل شدن و فركانس بالاي عملكرد مدار اشاره كرد. در اين ساختار به جاي بلوكهاي آشكارساز فاز-فركانس، پمپ بار و فيلتر حلقه از يك پردازنده استفاده شده است. در فرستنده هاي ديجيتال از يك پردازنده براي ديكد كردن، كد كردن، آشكارسازي و ... استفاده مي شود. بنابراين مي توان از همين پردازنده براي ساخت حلقه قفل شده تاخير استفاده كرد. در نتيجه پيچيدگي ساختار حلقه قفل شده تاخير پيشنهادي، نسبت به ساختارهاي متداول حلقه هاي قفل شده تاخير كمتر مي شود. ساختار مورد نظر توسط نرم افزار متلب در استاندارد بلوتوث شبيه سازي شده است. پنج سلول تاخير براي گرفتن فركانس خروجي برابر با 4/2 گيگاهرتز توسط فركانس ورودي 480مگاهرتز در ساختار ارايه شده مورد استفاده قرار گرفته است. شبيه سازي هاي انجام شده صحت عملكرد و سرعت بالاي قفل شدن اين ساختار جديد را تاييد كرده است.
چكيده لاتين :
In this paper, a new approach using gradient optimization algorithm for delay locked loop (DLL) is provided. Among the salient features of this structure, the proposed DLL can be quickly locked and can be used as a high-frequency circuit. In this novel architecture a digital signal processor (DSP) is used instead of phase detector, charge pump and loop filter. In digital transmitters to select kind of modulation, coding, decoding and…a DSP is used. Therefore, this DSP can be used in the proposed structure too. The proposed digital DLL has lower complexity than conventional analog DLLs. The structure is simulated using MATLAB for Bluetooth application. Five delay cells are used in the proposed digital DLL to generate 2.4GHz output frequency from 480MHz input frequency. The simulations confirm the high accuracy and speed of proposed digital DLL.
عنوان نشريه :
مجله انجمن مهندسين برق و الكترونيك ايران
عنوان نشريه :
مجله انجمن مهندسين برق و الكترونيك ايران
اطلاعات موجودي :
دوفصلنامه با شماره پیاپی 0 سال 1395
كلمات كليدي :
#تست#آزمون###امتحان